

#### **■** Grado en Ingeniería de Computadores

### Tecnología de Computadores

Práctica 10

Implementación de un microprocesador sencillo en VHDL

(Ruta de datos y unidad de control)



#### Agenda



- 1. Arquitectura del microprocesador
  - Estructura
  - Memoria
  - Repertorio de Instrucciones
- 2. Ruta de datos del microprocesador
- 3. Unidad de control del microprocesador
- 4. Síntesis y simulación del microprocesador en VHDL







#### Memoria

- 64 BYTES
  - 6 bits de dirección → 64 palabras de memoria
  - 8 bits (1 byte) para cada palabra de memoria
- Para **LEER**:
  - Dar una dirección
  - Dar la orden de leer (Leer/Escribir = 0)

Y tendremos el dato en Dato\_OUT

- Para ESCRIBIR:
  - Dar una dirección
  - Poner un dato en Dato\_IN
  - Dar la orden de escribir (Leer/Escribir = 1)

Y tendremos el dato se grabará en la dirección





- 1 palabra de memoria puede ser:
  - una instrucción máquina
  - un dato
- Un programa = secuencia de instrucciones máquina.
  - → Hay que diseñar un conjunto de instrucciones
- Las instrucciones se ejecutan una a una en la unidad de proceso (U.P.)
  - → Hay que diseñar una U.P.
- La unidad de control (**U.C.**) es la encargada de orquestar el flujo de los bits a través de todo el sistema para que cada instrucción se ejecute bien.
  - → Hay que diseñar una U.C.





- MCPU: minimal 8-bit CPU diseñada por Tim Böscke
- Se crea un **repertorio de instrucciones** (ISA\*) sencillo y reducido pero que sea funcional
- Utiliza un registro acumulador de 8 bits (+1 adicional para el acarreo)

| Instrucción<br>(8 bits) | Opcode<br>(2 bits) | Operación                  | Descripción                                                     |
|-------------------------|--------------------|----------------------------|-----------------------------------------------------------------|
| 00AAAAAA                | 00                 | NOR                        | Acc ← Acc NOR mem[AAAAAA]                                       |
| 01AAAAAA                | 01                 | ADD                        | Acc ← Acc + mem[AAAAAA]<br>Actualizo el valor del carry         |
| 10AAAAAA                | 10                 | STA<br>(store)             | Mem[AAAAAA] ← Acc                                               |
| 11DDDDDD                | 11                 | JCC<br>(salto condicional) | PC ←DDDDDD si carry = '0'<br>Si carry = '1' sólo lo pongo a '0' |

Utiliza los dos bits más significativos de la instrucción para el código de operación



• Con este reducido conjunto de instrucciones se pueden crear otras más complejas denominadas macros. Por ejemplo:

| Macro | Código ensamblador | Descripción                       |
|-------|--------------------|-----------------------------------|
| CLR   | NOR 0xFF           | Borra el contenido del acumulador |
| NOT   | NOR 0x00           | Invierte el valor del acumulador  |
| JMP   | JCC dst, JCC dst   | Salto incondicional a dst         |
|       |                    |                                   |

¿Cómo se podría implementar una operación de resta (SUB)?



Acc – mem → NOR 0x00, ADD mem, ADD 0x01



- El contador de programa (PC) será de 6 bits porque 2 de los 8 bits son para el opcode, por lo que se podrán direccionar  $2^6 = 64$  palabras de memoria de 8 bits cada una
- La memoria RAM del micro será de 64Kb y estará compartida entre datos e instrucciones



#### 2. Ruta de datos microprocesador

- La ruta de datos está dividida en dos partes:
  - Unidad aritmético-lógica (ALU)



#### 2. Ruta de datos microprocesador





#### 2. Ruta de datos microprocesador







Se utilizan <u>5 estados</u> para controlar el micro y la escritura/lectura de memoria

| Estado                  | Descripción                                        | Siguiente estado                                                                                                                                         | Salidas                                            |
|-------------------------|----------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------|
| SO - Fetch              | Recibo y<br>decodifico una<br>nueva<br>instrucción | <b>S0</b> si opcode = 11 y c = 0<br><b>S1</b> si opcode = 10<br><b>S2</b> si opcode = 01<br><b>S3</b> si opcode = 00<br><b>S4</b> si opcode = 11 y c = 1 | pc ← adreg + 1<br>adreg ← mem_data                 |
| <b>S1</b> - Write       | Escribo en<br>memoria el valor<br>del acumulador   | SO                                                                                                                                                       | mem_data ← acc<br>adreg ← pc                       |
| <b>S2</b> - ADD         | Sumo y actualizo<br>el carry                       | SO                                                                                                                                                       | acc ← acc + mem_data<br>adreg ← pc<br>update carry |
| <b>S3</b> - NOR         | Operación de<br>NOR                                | SO                                                                                                                                                       | acc ← acc NOR mem_data<br>adreg ← pc               |
| <b>S4</b> - Clear carry | Borro el carry                                     | S0                                                                                                                                                       | carry ← 0<br>adreg ← pc                            |









| Estado            | Descripción         |
|-------------------|---------------------|
| <b>SO</b> - Fetch | Recibo y decodifico |
|                   | una nueva           |
|                   | instrucción         |

| Salidas          |  |
|------------------|--|
| pc ← adreg + 1   |  |
| adreg ← mem_data |  |





| Estado            | Descripción      |
|-------------------|------------------|
| <b>S1</b> - Write | Escribo en       |
|                   | memoria el valor |
|                   | del acumulador   |

| Salidas        |  |  |
|----------------|--|--|
| mem_data ← acc |  |  |
| adreg ← pc     |  |  |





| Estado          | Descripción         |
|-----------------|---------------------|
| <b>S2</b> - ADD | Sumo y actualizo el |
|                 | carry               |

# Salidas accu ← accu + mem\_data adreg ← pc, update carry





| Estado          | Descripción      |
|-----------------|------------------|
| <b>S3</b> - NOR | Operación de NOR |

## Salidas accu ← accu NOR mem\_data adreg ← pc





| Estado                  | Descripción    |  |  |
|-------------------------|----------------|--|--|
| <b>S4</b> - Clear carry | Borro el carry |  |  |
| Salidas                 |                |  |  |
| carry ← 0               |                |  |  |

#### 4. Síntesis y simulación del microprocesador en VHDL



• La entidad del microprocesador es:

```
entity mcpu is
port (
  clk : in std logic;
                                             -- reloj
 rst : in std logic;
                                             -- reset
 data: inout std logic vector (7 downto 0); -- bus de datos de entrada y salida
  addr : out std logic vector (5 downto 0); -- dirección de memoria
      : out std logic;
                                           -- habilitación de salida
 oe
     : out std logic
                                             -- habilitación de escritura
 we
);
end mcpu;
```

#### **Ejercicios**



- 1. Completar el código mcpu.vhd con la información faltante de la ruta de datos
- 2. Completar el código mcpu.vhd con la información faltante de la unidad de control
- 3. Crear una entidad denominada top.vhd que instancie mcpu.vhd y sram.vhd
- 4. Crear un testbench para simular top.vhd. Observe el funcionamiento del microprocesador
- + Compilar y simular el resto de códigos ensamblador que se proporcionan en la práctica.

#### Pregunta:

¿Podríamos ejecutar en el microprocesador programas que utilicen otras instrucciones de ensamblador distintas a las 4 iniciales? ¿por qué?